1. <tt id="5hhch"><source id="5hhch"></source></tt>
    1. <xmp id="5hhch"></xmp>

  2. <xmp id="5hhch"><rt id="5hhch"></rt></xmp>

    <rp id="5hhch"></rp>
        <dfn id="5hhch"></dfn>

      1. 基于VXI總線的四通道智能化任意波發生器的研制

        時間:2023-03-18 16:46:50 理工畢業論文 我要投稿
        • 相關推薦

        基于VXI總線的四通道智能化任意波發生器的研制

        摘要:介紹了一種基于VXI總線的四通道智能化任意波發生器及波形調制模塊。本模塊采用DSP FPGA實現智能控制,應用先進的DDS(直接數字頻率合成器)技術產生任意波,輸出波形可加載波進行調制;本模塊具有四個獨立的通道,相互之間進行電氣隔離,可輸出幅度連續可調的電壓和電流信號。

        VXI總線是VMEbus extensions for Instrumentation的縮寫。VXI主機箱有13個插槽,其中,零槽控制器為系統的管理者。VXI模塊根據其本身的性質、特點和所支持的通信規程可以分為寄存器基、消息基、存儲器和擴展模塊四種類型。每個模塊的地址空間有A16、A16/A24和A16/A32三種類型。

        本文介紹利用DDS(直接數字頻率合成器)技術實現具有任意波發生以及調幅功能的模塊。與傳統的頻率合成技術相比,DDS技術具有很多優點:頻率切換時間短、工作頻率范圍寬、頻率分辨率高、相位變化連續和容易對輸出信號實現調制等。一些公司先后推出了各種各樣的DDS專用芯片,這些DDS專用芯片為電路設計提供了很大方便,但是并不能滿足所有要求。例如,在實現調頻及調幅等復雜功能時,利用現有的DDS專用芯片就會很不方便。利用可編程邏輯器件(CPLD)或現場可編程門陣列(FPGA)實現DDS具有很大的靈活性,能夠很好地滿足電路設計要求。

        1 DDS基本原理

        DDS在基本原理框圖如圖1所示。它主要由標準參考頻率源、相位累加器、波形存儲器、數/模轉換器、低通平滑濾波器等構成。其中,參考頻率源一般是一個高穩定度的晶體振蕩器,其輸出信號用于DDS中各部件同步工作。DDS的實質是對相位進行可控等間隔的采樣。

        相位累加器的結構如圖2所示。它是實現DDS的核心,由一個N位字長的加法器和一個由固定時鐘脈沖取樣的N位相位寄存器組成。將相位寄存器的輸出和外部輸入的頻率控制字K作為加法器的輸入,在時鐘脈沖到達時,相位寄存器對上一個時鐘周期內相位加法器的值與頻率控制字K之和進行采樣,作為相位累加器在此刻時鐘的輸出。相位累加器輸出的高M位作為波形存儲器查詢表的地址,從波形存儲器中讀出相應的幅度值送到數/模轉換器。

        當DDS正常工作時,在標準參考頻率源的控制下,相位累加器不斷進行相位線性累加(每次累加值為頻率控制字K),當相位累加器積滿時就會產生一次溢出,從而完成一個周期性的動作,這個周期就是DDS合成信號的頻率周期。輸出信號波形的頻率為:

        顯而易見,當K=1時輸出最小頻率,即頻率分辨率為fmin=fc/2N。式中,fout為輸出信號頻率;K為頻率控制字;N為相位累加器字長;fc為標準參考頻率源工作頻率。

        2 波形發生器模塊的實現

        2.1 硬件部分

        波形發生器模塊結構框圖如圖3所示。

        硬件主要可分為總線接口、DSP及邏輯控制電路、四通道DDS波形發生及調制電路、信號調理和輸出接口等幾部分。其中,零槽控制器與DSP之間用雙口RAM作為通訊中介,雙口RAM采用IDT709289L,其容量為64K×16Bit。

        根據零槽控制器和模塊交換信息的特點,本模塊采用寄存器基的A16/A24的操作模式,數據為16Bit。在A16的尋址方式下,每個模塊都具有一組配置寄存器,系統可以通過訪問這些寄存器來獲得器件的種類、型號、生產廠家、地址空間及存儲器需求等。在A24模式下,零槽控制器可為一個模塊配置的存儲空間,最大為256n×2 23-m,其中,n在A32模式下為1,在A24模式下為0,m為器件型號寄存器高四位所定義的數值。在本模塊中,m取值為6,存儲器地址空間為128Kbyte?偩接口采用ALTERA公司的EPM3256A實現。板內接口邏輯和所有控制邏輯均采用Verilog硬件描述語言完成。

        接口電路中的雙口RAM用作命令、參數和數據傳輸,分為命令參數區和數據區。雙口RAM被均分為16頁,每頁為4K×16Bit,前15頁作為自定義的波形傳輸區,第16頁為命令參數區。雙口RAM的采用使模塊的設計相對于VXI系統而言具有很大的獨立性,從而使波形發生電路能夠方便地移植到其它總線上。

        板內主控CPU芯片選用了TI公司的TMS320F206。它主要起智能控制作用,接收通過VXI總線發來的各種命令,然后分析命令,執行命令,協調模塊各部分的工作。與非智能模塊相比,本模塊具有明顯的優越性。除了自定義波形以外,零槽控制器只需向模塊發簡單的命令和參數,DSP就能完成所有的功能。這樣就大大減少了上位機和控制器的時間開銷,使它們有更多的時間處理其它事件,有利于保證整個VXI系統可靠、協調地工作。

        DSP外擴數據存儲器包括一片IDT709289L和四片IDT7025S,IDT9289L的每一頁映射到DSP數據區0x7000~0x7FFF,用于接口電路,頁面的切換用DSP的I/O譯碼控制。4個IDT7025S均映射到DSP數據區0x8000~0x9FFF,分別用作四路DDS的波形存儲器,4個IDT7025S的片選由DSP進行控制。DSP相關的譯碼及控制電路用一片EP1K10來實現。

        圖3

        單個通道DDS波形發生及輸出部分功能框圖如圖4所示。

        每通道的累加器及邏輯控制電路均采用一片EP1K30,用于實現累加器和步長控制字寄存

        【基于VXI總線的四通道智能化任意波發生器的研制】相關文章:

        基于軟交換的固網智能化05-11

        LED農業智能化與光通訊智能化05-01

        光纖CAN總線自愈環網的研究06-01

        Smart HLR與固網智能化06-17

        DS2438及其在單總線微網中的應用05-31

        用Verilog HDL實現I2C總線功能06-01

        四通道溫度-脈寬轉換器MAX669106-01

        利用電力線實現住宅智能化06-13

        試析基于勝任素質的薪酬模式構建01-03

        基于戰略治理的企業環境風險研究08-28

        国产高潮无套免费视频_久久九九兔免费精品6_99精品热6080YY久久_国产91久久久久久无码

        1. <tt id="5hhch"><source id="5hhch"></source></tt>
          1. <xmp id="5hhch"></xmp>

        2. <xmp id="5hhch"><rt id="5hhch"></rt></xmp>

          <rp id="5hhch"></rp>
              <dfn id="5hhch"></dfn>