1. <tt id="5hhch"><source id="5hhch"></source></tt>
    1. <xmp id="5hhch"></xmp>

  2. <xmp id="5hhch"><rt id="5hhch"></rt></xmp>

    <rp id="5hhch"></rp>
        <dfn id="5hhch"></dfn>

      1. 基于FPGA的數字鎖相環設計實現

        時間:2020-08-29 13:34:49 通信工程畢業論文 我要投稿

        基于FPGA的數字鎖相環設計實現

        全部作者: 王永賀 趙黎曄 第1作者單位: 北京郵電大學 論文摘要: 本文在分析鎖相環關鍵技術的`基礎上,提出了1種基于FPGA的數字鎖相環實現結構,并針對FPGA的特點給出了關鍵部分的實現方案,應用該設計方案在FPGA上實現了調頻信號的全數字解調。 關鍵詞: 數字鎖相環,FPGA,鑒頻器,數控振蕩器,數字解調 (瀏覽全文) 發表日期: 2008年01月22日 同行評議:

        DDS部分表述不清。

        綜合評價: 修改稿: 注:同行評議是由特聘的同行專家給出的評審意見,綜合評價是綜合專家對論文各要素的評議得出的數值,以1至5顆星顯示。

        【基于FPGA的數字鎖相環設計實現】相關文章:

        1.基于FPGA的HDLC通信模塊的實現

        2.基于EDA技術的FPGA設計

        3.ADPCM語音編解碼電路設計及FPGA實現

        4.基于Perl的DoS工具設計與實現

        5.基于fpga 的f.i.r 濾波器設計探討

        6.FPGA的原理和設計

        7.基于EDA技術進行的數字電路設計

        8.基于FPGA的DCT域圖像水印算法設計及其優化技術研究

        9.基于嵌入式系統數字溫度的測試系統設計

        国产高潮无套免费视频_久久九九兔免费精品6_99精品热6080YY久久_国产91久久久久久无码

        1. <tt id="5hhch"><source id="5hhch"></source></tt>
          1. <xmp id="5hhch"></xmp>

        2. <xmp id="5hhch"><rt id="5hhch"></rt></xmp>

          <rp id="5hhch"></rp>
              <dfn id="5hhch"></dfn>