- 相關推薦
非多路復用與多路復用總線轉換橋的設計與實現
微處理器對外并行總線接口方式一般分為兩種,一種為多路復用方式,數據與地址采用共用引腳,分時傳輸;另一種是非多路復用方式,數據與地址采用分離引腳,同時傳輸。目前國內應用廣泛的MCS196和MCS51系列微處理器采用多路復用總線,設計電路時應考慮如何將數據和地址從總線上分離出來,與存儲器、外圍接口芯片的數據和地址引腳連接。一般利用ALE(地址鎖存)信號觸發鎖存器(74LS373)將地址與數據信號分離出來。近幾年來,隨著低價位DSP芯片的出現,DSP芯片已被廣泛應用到控制與測量領域中。國內使用的DSP芯片以TI公司的TMS320系列為主流。這種微處理器對外的數據和地址總線接口方式為非多路復用方式,不能與多路復用方式的外圍接口芯片(如CAN控制器SJA1000)直接相連。國內和國外也沒有一款專用集成電路芯片來實現非多路復用方式到多路復用方式的轉換。參考文獻?1?提出了一種轉換方法,是將DSP的數據線作為CAN控制器的數據地址復用線,用DSP的地址線A0作為地址、數據選擇線。A0=1時,地址有效;A0=0時,數據有效,即用奇數地址傳送地址,用偶數地址傳送數據。雖然此方法實現起來電路簡單,但在編程時卻需要考慮發送的數據何時作為CAN控制器的地址,何時作為CAN控制器的數據,沒有從根本上解決非多路復用方式到多路復用方式的轉換。本文以TMS320F206與SJA1000的連接為例,采用復雜可編程邏輯器件CPLD,完成了用硬件來實現非多路復用方式到多路復用方式的轉換。
1 多路復用總線的信號和時序
1.1 SJA1000接口的主要信號說明
CAN控制器SJA1000提供的微處理器接口方式為典型INTEL或MOTOROLA地址數據多路復用總線模式,主要信號有地址數據信號AD7~AD0、地址選通信號ALE、片選信號CS、讀信號RD、寫信號WR、模式選擇信號MODE。當MODE=1時,為INTEL模式;當MODE=0時,為MOTOROLA模式。本文描述的地址數據多路復用總線模式均為INTEL模式。圖1和圖2分別為INTEL模式讀、寫周期時序。AD7~AD0引腳在ALE有效時,傳送的是地址信號;在RD或WR有效時,傳輸的是數據信號。
圖1和圖2
1.2 SJA1000的時序分析
以SJA1000的讀時序為例進行說明。在設計轉換橋時,多路復用總線的各信號必須滿足如下時間參數要求:ALE的脈沖寬度(tW?AL?)最小為8ns;地址信號(A0~A7)建立到ALE變為低電平所需時間(tsu?A-AL?)最小為8ns;RD的有效脈寬(tW?R?)最小為40ns;RD為低電平到數據信號?D7~D0?有效所需時間?tRLOV?最大為50ns;RD變為高電平到地址數據線釋放(即高阻狀態)所需時間?tRHDZ?最大為30ns。
2 非多路復用總線的信號和時序
2.1 TSM320F206接口的主要信號說明
TSM320F206的總線接口方式采用地址和數據分離的形式。其主要信號有地址信號A0~A15、數據信號D0~D15、讀信號RE、寫信號WE、閘門信號STRB、I/O空間選擇信號IS、數據存儲器選擇信號DS、程序存儲器選擇信號PS、機器時鐘輸出信號CLKOUT1。當對外部數據存儲器、程序存儲器或I/O空間訪問時,STRB有效;當對外部I/O訪問時(即程序中使用PORTR和PORTW指令),IS有效。
2.2 TSM320F206的I/O時序分析
TMS320F206的讀寫時序如圖3和圖4所示。I/O的讀或寫工作周期一般在兩個機器周期內完成。在此期間,IS信號和地址信號一直保持有效;閘門信號STRB發生在第一個機器周期有效后并保持一個機器周期以上;RE和WE有效時,數據有效。兩次連續的寫操作(如圖4所示)時,WE的有效間隔時間tW(WH)最小為(2H-4)ns,而兩次連續的讀操作(如圖3所示)時,RE的有效間隔時間tW(RDH)為(H-4)ns~Hns,其中H為0.5倍的機器時鐘周期?梢妼τ谶B續的讀、寫操作,RE、WE的有效間隔不同,設計電路時應注意此細節。在連續的讀或寫操作時,IS信號一直為有效電平‘0’,無法以此信號作為產生SJA1000的ALE、讀、寫信號起始基準;而在寫周期時,STRB與WE的變化始終保持一致,因此在產生SJA1000寫周期時,可以用STRB作為ALE、WR產生的起始基準信號。但是TSM320F206在連續的讀操作時,STRB一直保持為低電平,可見在產生SJA1000讀、寫操作周期時,無法單獨以它作為ALE、RD信號產生的起始基準,需與IS、WE、RE進行邏輯組合來作為SJA1000讀、寫操作周期的起始基準信號。
3 CPLD實現轉換橋的設計方法
此轉換橋如果用中規模集成電路(74系列)實現起來比較復雜,工作頻率又較高,布線時若稍不合理,易引起干擾,使得電路工作不穩定,因此這里采用高可靠性的復雜可編程邏輯器件CPLD,用硬件描述語言VHDL來實現。
3.1 轉換橋引腳信號定義
圖5為轉換橋的時序仿真圖,其中轉換橋的各引腳信號與TMS320F206和SJA1000l引腳信號的對應為:fabl7接A0~A7;fdb7接D0~D7;fds接IS;fstrb接STRB;
【非多路復用與多路復用總線轉換橋的設計與實現】相關文章:
都市頻道制作網的設計與實現05-29
淺析廣電專用饋電轉換電源裝置的設計和使用06-01
電視新聞非編網的安全設計05-25
光纖CAN總線自愈環網的研究06-01
城市旅游網站的設計與實現論文(精選6篇)05-07
DS2438及其在單總線微網中的應用05-31
稀土上轉換納米材料的生物思考05-06
可轉換債券投融資績效分析06-06
論文談談電視大眾文化研究視角的轉換06-05